避免充电机传输线效应衰减 针对传输线问题所引入的影响,可以从以下5个方面进行控制。 1)严格控制关键网线的布线长度如果设计中有高速跳变沿存在,就必须考虑到在PCB上存在传输线效应的问题。特别是现在普遍使用的很高时钟频率的快速集成电路芯片更是存在这样的问题。解决这个问题有一些基本原则,即如果采用CMOS或TTL电路进行设计,工作频率小于10MHz时,布线长度应不大于7in;工作频率在50MHz 时,布线长度应不大于1.5in;如果工作频率达到或超过75MHz,布线长度应在lin以内。如果超过上述标准,就存在传输线效应的问题。 2)合理规划布线的拓扑结构选择正确的布线路径和终端拓扑结构是解决传输线效应问题的方法。布线的拓扑结构是指一根网线的布线顺序及布线结构。当使用高速逻辑器件时,除非布线分支长度很短,否则快速边沿变化的信号将被信号主干布线上的分支布线所扭曲。通常,PCB布线采用两种基本拓扑结构,即菊花链(Daisy Chain)布线和星形布线。
|